## ● نکات پیاده سازی و کدهای زده شده:

# : activationFunction

این ماژول یک عدد که به شکل ۱۶ بیتی با فرمت اندازه علامت است و ۶ بیت اعشاری و ۱۰ بیت صحیح دارد را به عنوان ورودی میگیرد، علاوه بر این ورودی یک سیگنال به نام ready را نیز میگیرد که نشان میدهد که آمادهی انجام عملیات هستم یا نه. این تابع فعال سازی به این شکل عمل میکند که در صورتی که ورودی کوچکتر از ۱۰ باشد ۱۰ را به عنوان خروجی میدهد و اگر بزرگتر و یا مساوی صفر باشد خود عدد را به عنوان خروجی میدهد. نحوهی انجام مقایسه ی استفاده از مقایسه کننده ای از که از کنار هم قرار گرفتن ۱۶ ماژول مقایسه کننده ی بیتی ایجاد شده است. درستی این ماژول را با استفاده از تست بنچ activeTB بررسی کردیم

#### : adder

این ماژول ۲ عدد با تعداد بیتهای برابر را که با فرمت اندازه علامت نمایش داده می شوند به عنوان ورودی می گیرد و جمع این ۲ را به عنوان خروجی می دهد.

برای جمع کردن اعدادی که با فرمت اندازه علامت نمایش داده میشوند به این شکل عمل میکنیم که علامت و اندازههای اعداد را به طور جداگانه بررسی میکنیم، چندین حالت مختلف میتواند وجود داشته باشد:

- ۲ عدد منفی باشند:

اندازههای ۲ عدد را با هم جمع میکنیم سپس بیت علامت را برابر با ۱ گذاشته تا منفی بودن عدد را نشان دهد - ۲ عدد مثت باشند:

اندازههای ۲ عدد را با هم جمع میکنیم سپس بیت علامت را برابر با ۰ گذاشته تا مثبت بودن عدد را نشان دهد - یک عدد مثبت و دیگری منفی:

\* عدد مثبت بزرگتر باشد

اندازهی عدد مثبت را از اندازهی عدد منفی کم کرده و بیت علامت را ۰ میگذاریم. \* عدد منفی بزرگتر باشد

اندازهی عدد منفی را از اندازهی عدد مثبت کم کرده و بیت علامت را ۱ میگذاریم. برای پیادهسازی منطق توضیح داده شده از یک مقایسهکننده استفاده کردیم و کد را به صورت زیر نوشتم:

```
process (a, b, a_gt_b)
    variable add_res : unsigned(width - 2 downto 0);
begin
    if(a(width - 1) = '1' and b(width - 1) = '1') then
        add_res := unsigned(a(width - 2 downto 0)) + unsigned(b(width - 2 downto 0));
        res <= std_logic_vector('1' & add_res(width - 2 downto 0));
    elsif (a(width - 1) = '0' \text{ and } b(width - 1) = '1') then
        if(a_gt_b='1')then
            add_res := unsigned(a(width - 2 downto 0)) - unsigned(b(width - 2 downto 0));
            res <= std_logic_vector('0' & add_res(width - 2 downto 0));
        elsif(a_eq_b='1')then
            res <= (others=>'0');
            add_res := unsigned(b(width - 2 downto 0)) - unsigned(a(width - 2 downto 0));
            res <= std_logic_vector('1' & add_res(width - 2 downto 0));
    elsif (a(width - 1) = '1' and b(width - 1) = '0') then
        if(a qt b='1')then
            add_res := unsigned(a(width - 2 downto 0)) - unsigned(b(width - 2 downto 0));
            res <= std_logic_vector('1' & add_res(width - 2 downto 0));
        elsif(a_eq_b='1')then
            res <= (others=>'0');
            add_res := unsigned(b(width - 2 downto 0)) - unsigned(a(width - 2 downto 0));
            res <= std_logic_vector('0' & add_res(width - 2 downto 0));
        end if;
        add_res := unsigned(a(width - 2 downto 0)) + unsigned(b(width - 2 downto 0));
        res <= '0' & std_logic_vector(add_res(width - 2 downto 0));
    end if;
end process;
```

### : Controller

کنترلر این پروژه مشابه فازهای قبل مربوط به هر نورون است یعنی ما به این شکل عمل کردیم که هر لایه خروجیای را مبنی بر اتمام کار لایه میدهد که این خروجی را به آن لایه بعد در نظر میگیریم که اجازهی شروع کار را به آن لایه میدهد، با توجه به این نکته و این مسئله که لایههای ما از تعدادی نورون تشکیل شده اند میتوانیم کنترلر را فقط برای نورون بنویسیم و با این وجود تمام شبکه عصبی منظم و درست کار خواهند کرد.

برای تعریف state های مختلف از نوع دادهی enum استفاده کردیم تا بتوانیم به جای اعداد اسمهایی را برای این حالتها قرار دهیم و فهمیدن کد سادهتر شود.

جابجایی بین state ها با لبهی بالا روندهی کلاک اتفاق میافتد.

یکی از خروجیهای این ماژول آدرس نام دارد که زمانی که شبکه عصبی ما چندین ورودی دارد نشان میدهد که کدام ورودی را باید بخوانیم و محاسبات را برای آن انجام دهیم.

شکل کلی این کنترلر در ادامه آمده است.

#### : Input selector

این ماژول وظیفه دارد که لیست کل ورودیهای سیستم را بگیرد و با توجه به آدرس که یکی دیگر از ورودیهای این ماژول است ورودیای را که باید به شبکه داده شود انتخاب میکند و به عنوان خروجی میدهد.

#### :mac

نام کامل این واحد: multiply and accumulate این واحد باید چیزی مشابه عبارت زیر را محاسبه کند، ساختار کلی اَن هم نشان داده شده است.





کد ما نیز دقیقا به شکل زیر دقیقا همین ساختار را دنبال میکند:

```
m1: mult
    generic map (width => width, point => point)
    port map(data1_in, data2_in, multiplication_value);
a1: adder
    generic map (width => width, point => point)
    port map(multiplication_value, accumulated_value, added_value);
r1: reg
    generic map (width => width, point => point)
    port map(added_value, clk, load, rst, accumulated_value);
data_out <= accumulated_value;</pre>
```

در بخش جمع کننده که یکی از component های بخش MAC است، با توجّه به بیت علامت هر یک از دو عدد یا هم جمع می شوند، عملیات مورد نیاز برای جمع انجام شده است. در فایل adder در صورتی که علامت هر دو عدد با هم برابر باشد سایر بیت ها را با هم جمع می کنیم و با علامت مشترک در res می ریزیم (خطوط ۴۵ تا ۴۷ و ۶۸ تا ۴۷). برای این که بتوانیم تشخیص دهیم در صورتی که یکی از اعداد منفی و دیگری مثبت بود کدام یک را از دیگری کم کنیم از یک ribble comparator استفاده کرده ایم که برای طرّاحی آن، طبق مباحثی که در کلاس مطرح شده بود، از چند component از نوع bit comparator موجود استفاده کردیم که کدهای آن به ترتیب در فایل های en bit comparator و تحروجی اگر خروجی است. حال در صورتی که علامت دو عدد برابر نبود سه حالت را در نظر می گیریم، آگر خروجی مقایسه کننده ای که ورودی اش دو عدد ما است (خطوط ۳۸ تا ۴۷) و و برای بیت مفر می کنیم (خطوط ۵۲ و ۳۵ و همچنین ۶۲ و ۳۶)، اگر خروجی و همچنین ۵۲ و و برای حالتی می میشود) در و جه می ریزیم و فقط ۳ و درای در و تحرو می در همهی حالات در صورت voerflow مقدار اضافی که خروجی و تقط ۱ و و برای بیت سمت راست باقی می ماند. (قطعاً علامت صحیح خواهد بود.)

در بخش ضرب کننده که دیگر component بخش MAC است، به این صورت عمل می کنیم که برای مشخص کردن بیت علامت نتیجه، بیتهای علامت دو عدد ورودی را با هم xor می کنیم، که به این معناست که اگر هر دو علامت با هم یکی بود (منفی یا مثبت) نتیجه مثبت می شود و در غیر این صورت منفی. برای بخش عددی نتیجه نیز حاصل ضرب unsigned دو عدد را (بهجز بیت علامت) حساب می کنیم و این دو بخش را در نهایت با هم concatenate می کنیم تا به نتیجه ی نهایی برسیم. (خطوط ۱۴ تا ۲۲ از فایل بخش در واقع خروجی نهایی این تابع از width - 2 + point تا point تا point از همه ی بیتهای حاصل ضرب خواهد بود. (خط ۲۱ از همان فایل)

# \*\* نكات پياده سازى:

۱. یک تفاوت عمده این پروژه با پروژه قبل در قسمت نورون اضافه شدن bias که در نهایت باید با حاصل mac جمع شود،
 برای پیاده سازی این موضوع از یک واحد جمع کنندهی اضافه استفاده کردیم

۲. موضوع دیگر تعداد زیاد نورونها در این پروژه و نیاز به کار هماهنگ آنها است، به این معنی که تا زمانی که تمام نورونهای یک لایه کار خود را شروع کند چون در آن زمان دادهای که در ورودیها قرار دارد قابل اعتماد نیست و درست نیست. به همین دلیل برای هر لایه سیگنالهای شروع و پایان قرار دادیم که سیگنال پایان هر قسمت شروع قسمت بعد بود و در صورتی پایان یک میشد که تمام نورون های آن لایه کار خود را تمام کرده باشند

۳. در این پروژه وزنها و bias ها را به عنوان ورودی تابعها نمیدادیم و مقادیر از فایل های حاوی این اطلاعات خوانده میشد. این کار را با استفاده از توابع تعریف شده در فایل nmn\_types انجام دادیم.

rom\_init: این تابع اسم فایلی که اطلاعات در آن است را به همراه طول فایل میگیرد و یک آرایه از مقادیر خوانده شده از فایل را به عنوان خروجی میدهد rom62\_init و rom20\_init نیز کارهای مشابهی انجام میدهد با این تفاوت که اندازهی دادههایی که میخوانند متفاوت است یعنی مقلا یکی یک اَرایهی 20\* n و دیگری یک اَرایهی 62\*n را مقدار دهی اولیه میکند.

بلاک دیاگرام طراحی







# \* Neuron Controller \*



